乡下人产国偷v产偷v自拍,国产午夜片在线观看,婷婷成人亚洲综合国产麻豆,久久综合给合久久狠狠狠9

  • <output id="e9wm2"></output>
    <s id="e9wm2"><nobr id="e9wm2"><ins id="e9wm2"></ins></nobr></s>

    • 分享

      IO的懸浮、上拉、下拉

       MyDc 2011-08-17
      IO的懸浮、上拉、下拉。
      原理見圖,在IC設計中基本上不設計電阻,通常用MOS管代替。當NMOS和PMOS都截止時,IO處于懸??;當NMOS導通、PMOS截止,IO處于上拉;當PMOS導通、NMOS截止,IO處于下拉。明白原理后就容易理解:懸浮就是高阻,讀空閑的懸浮IO,則狀態(tài)不確定;上、下拉的驅動是有電流限制的,因為電流要通過MOS管!
      應用:
      1)懸?。阂x他的IO狀態(tài),必須要先給IO加‘1’或‘0’電平,然后再讀。基于這種先后次序,所以通常懸浮IO用于bus總線,比如:帶R/W的并行數據或地址總線。它最大的好處是節(jié)能、降低驅動的負荷、設備IO的并聯使用。當然,不一定只用于bus,其它類似的也可以用,比如:uart的rx
      2)上或下拉:作為輸入時,通常用于IO狀態(tài)測試。用于上拉時,通常狀態(tài)是‘0’有效,要求抗干擾和系統上電等的應用,比如:低電平(下降沿)中斷;用于下拉時,通常狀態(tài)是‘1’有效,除非你的系統IO有特殊要求(比如:RTL8019AS的中斷是‘1’有效,平時處于‘0’狀態(tài)),通常不做這種設計應用(抗干擾能力問題)。作為輸出時,一般設置為上拉狀態(tài),不管哪種IC,它的灌出電流在3~5mA,吸入電流在10~20mA。很少有下拉做輸出的IC,因為自身IO的功耗提高!
      IO的懸浮、上拉、下拉 - 無為 - 無為的博客

        本站是提供個人知識管理的網絡存儲空間,所有內容均由用戶發(fā)布,不代表本站觀點。請注意甄別內容中的聯系方式、誘導購買等信息,謹防詐騙。如發(fā)現有害或侵權內容,請點擊一鍵舉報。
        轉藏 分享 獻花(0

        0條評論

        發(fā)表

        請遵守用戶 評論公約

        類似文章 更多