乡下人产国偷v产偷v自拍,国产午夜片在线观看,婷婷成人亚洲综合国产麻豆,久久综合给合久久狠狠狠9

  • <output id="e9wm2"></output>
    <s id="e9wm2"><nobr id="e9wm2"><ins id="e9wm2"></ins></nobr></s>

    • 分享

      allegro?使用匯總

       敗敗0619 2013-01-16

      1.如何在allegro中取消花焊盤(pán)(十字焊盤(pán))

      set up->design parameter ->
      shape->edit global dynamic shape parameters->Thermal relief connects ->
      Thru pins ,Smd pins -> full contact

      2.allegro 中如何設(shè)置等長(zhǎng)

      setup -> constraints->electrical->net->routing->Min Max Propagation delays
      選擇要等長(zhǎng)的net->右擊->create->pin pair->選擇pin
      修改 prop daly 的min 和max項(xiàng)

      3.如何設(shè)置allegro的快捷鍵

      修改文件 $inst_dir\share\pcb\text\env 或 $inst_dir\pcbevn\env
      快捷鍵定義如下:
      alias F12 zoom out
      alias ~R angle 90 (旋轉(zhuǎn)90 度)
      alias ~F mirror (激活鏡相命令)
      alias ~Z next (執(zhí)行下一步命令)
      alias End redisplay(刷新屏幕)
      alias Del Delete(激活刪除命令)
      alias Home Zoom fit(全屏顯示)
      alias Insert Define grid(設(shè)置柵格)
      alias End redisplay
      alias Pgdown zoom out
      alias Pgup zoom in

      alias F12 custom smooth
      alias Pgup slide
      alias Pgdown done
      alias Home hilight
      alias End dehilight
      alias Insert add connect
      alias Del Delete

      4.如何在allegro中刪除有過(guò)孔或布線的層時(shí)不影響其他層

      1.輸出specctra的dsn文件
      allegro->file->export->router->demo.dsn->run
      2.產(chǎn)生session文件
      specctra(pcb router)->file->write->session->demo.ses->ok
      3.刪除某一層中的布線和過(guò)孔
      delete(ctrl+D)->..
      4.刪除allegro中的板層
      setup->cross section->鼠標(biāo)右鍵->delete
      5.導(dǎo)入session文件
      allegro->file->import->router->demo.ses->run

      也可先將通過(guò)該層的過(guò)孔先替換成頂層焊盤(pán),刪除該層以后再替換回來(lái)

      5.如何在Allegro中同時(shí)旋轉(zhuǎn)多個(gè)零件

      1.Edit->Move 在Options中Rotation的Point選User Pick 
      2 再右鍵選Term Group 按住鼠標(biāo)左鍵不放并拉一個(gè)框選中器件 多余的可用Ctrl+鼠標(biāo)左鍵點(diǎn)擊去掉.
      3. 選好需整體旋轉(zhuǎn)的器件后 右鍵complete.
      4. 提示你Pick orgion 鼠標(biāo)左鍵選旋轉(zhuǎn)中心.
      5 下面右鍵選rotate 即可旋轉(zhuǎn)了.

      6.allegro 16.0 透明度設(shè)置

      display->colour/visibility->display->OpenGL->Global transparency->transparent

      7.allegro Drill hole size is equal or larger than smallest pad size.Pad will be drilled away.提示

      Drill hole size is equal or larger than smallest pad size.Pad will be drilled away.
      不用理睬這一提示

       

      8.ALLEGRO 如何生成鉆孔文件

      Manufacture -> NC -> Drill Customization->auto generate symbols
      Manufacture -> NC -> Drill Legend
      Manufacture -> NC ->NC parameters->enhanced excellon format->close
      Manufacture -> NC -> NC Drill->auto tool select->optimize drill head travel

       

      9.CAM350如何正確導(dǎo)入鉆帶文件

      導(dǎo)進(jìn)去后MACRO->PLAY->選擇(CAM350--SCRIPTS)PADS_DRILL->選擇鉆帶的REP文件
      還沒(méi)測(cè)試過(guò),rep文件從哪兒來(lái)的呢

       

      10.allegro 如何設(shè)置route keepin,package keepin

      1.setup->area->route keepin,package keepin ->畫(huà)框
      2.edit ->z-copy->options->package keepin,route keepin->offset->50->點(diǎn)擊外框

       

      11.allegro 中如何禁止顯示shape

      完全禁止的方法沒(méi)找到

      setup->user preference editor->display->display_shapefill->輸入一個(gè)較大的數(shù)
      shape在顯示時(shí)就不是那么顯眼了

      set-user preference editor-shape-no shape fill(v)

       

      12.如何在allegro設(shè)置自定義元件庫(kù)路徑

      在下面兩個(gè)位置添加自定義元件的路徑
      Setup->User Preferences Editor->Design_paths->padpath
      Setup->User Preferences Editor->Design_paths->psmpath

      1.在allegro中如何修改線寬

      在Allegro的Setup->constraints里的set standard values中可定義每一層走線的寬度,比如,可以定義VCC和GND的線寬為10 Mil。在鋪銅時(shí)注意shape->parameters里一些線寬的定義是否設(shè)置成DRC Value。

      allegro 16.0:
      setup ->constraints->constraint manager->
      physical->physical constraint set->all layer->laye width min->4mil

       

      2.allegro 的gloss功能

      45度角轉(zhuǎn)換
      rote -> gloss-> parameters-> line smoothing -> ok
      gloss

      圓弧轉(zhuǎn)換
      rote -> gloss-> parameters->convert corner to arc-> ok
      gloss
      淚滴和T型走線
      rote -> gloss-> parameters->pad and T connection fillet-> ok
      gloss
      局部gloss功能
      rote -> gloss-> windows

       

      3.在allegro中查找多于的線頭 cline

      TOOLS -> REPORTS -> Dangling line Report

       

      4.如何在allegro中使specttra用45度布線

      route->route Autormatic->Setup->enable Diagonal Ruoting

      wireGride,安全間距
      Via Gride,線寬

      在specttra出錯(cuò)時(shí)可以用route->route Checks 檢查錯(cuò)誤

       

      5.如何在allegro中使specttra保護(hù)手工布線

      route->automatic router->sections-> all but select->選擇要保護(hù)的net

       

      6.在Allegro中,在布線完成之后如何改變疊層設(shè)置

      選Setup-> Cross-section

      如果要設(shè)置板層厚度, 先定義板層材料
      setup->materials

       

      7.allegro 如何設(shè)置布線間距

      setup -> constraints->set standard values->default value form
      或者
      setup -> constraints->set extended design rules->set values-> ...

      16.0:
      setup -> constraints->space->spacing->spacing constraint set->all layers->line->line to -> line->4mil

      設(shè)置差分最小間距
      edit->properties->(點(diǎn)擊net)->table of contents-> diffp_min_space

       

      8.allegro 如何 敷銅(鋪銅),并去掉敷銅島

      負(fù)片
      setup —>Drawing Options, 在Thermal pads 和Filled Pads前面畫(huà)勾
      Add shape 畫(huà)一個(gè)封閉區(qū)域
      Edit —>Change Net (Name)指定網(wǎng)絡(luò)
      shape Fill 敷銅完成
      正片
      Add shape 畫(huà)一個(gè)封閉區(qū)域選擇Crosshatch或Solid Fill
      Edit —>Change Net (Name)指定網(wǎng)絡(luò)
      Shape —>Parameters參數(shù)設(shè)置
      Void —>Auto自動(dòng)避讓
      shape Fill 敷銅完成
      注意:金屬化孔要事先做好flash symbol!
      銅區(qū)的編輯(shape的修改)
      Edit —> shape
      Edit —> Vertex 或Edit —> Boundary來(lái)改變shape的外部形狀
      shape —> Fill
      ---------------------------------------------------------------------------------------------------------
      一、先設(shè)置鋪銅參數(shù):
      Shape->Global Dynamic Params...
      1、Shape fill取缺省參數(shù)
      2、Void controls:
      Artwork format->Gerber 6x00
      Create pin voids->in line (平滑pin與pin之間因敷銅產(chǎn)生的的尖角)
      3、Clearance中輸入網(wǎng)絡(luò)間距:如25.00
      4、Thermal relief connects中設(shè)定鋪銅和同名網(wǎng)絡(luò)的連接方式

      二、Shape->Polygon/Rectangular/Circular,
      然后在Options選擇要鋪銅的層(如Etch/Top),
      Shape Fill 為Dynamic copper
      Assign net name 中指定鋪銅要連接的網(wǎng)絡(luò)(如GND),
      三、鋪銅完畢后,如果要?jiǎng)h除死銅,
      則:Shape->Delete Islands,
      四、如果要挖掉部分鋪銅,
      則:Shape->Manul void->...
      -------------------------------------------------------------------------------------
      敷銅 shape add rect->option->assign net name 
      去掉敷銅島 isand_delete->option->delete all on layer

      1.在allegro中怎樣移動(dòng)元件的標(biāo)識(shí)

      edit-->move,右邊f(xié)ind面板只選text~~~

       

      2.allegro 查找元件的方法

      按 F5 然后在 Find 面板,F(xiàn)ind by name 下面選 Symbol(or pin) ,接著再下面輸入元件名稱,按回車后,屏幕就會(huì)高亮這個(gè)元件

       

      3.allegro 如何將元件元件到底層

      edit---mirror,find欄選SYMBOL和TEXT

       

      4.在Allegro中如何更改字體和大小(絲印,位號(hào)等)

      配置字體:
      allegro 15.2:
      setup->text sizes
      text blk:字體編號(hào)
      photo width: 配置線寬
      width,height:配置字體大小 
      改變字體大?。篹dit->change,然后在右邊控制面板find tab里只選text(只改變字體)
      然后在右邊控制面板options tab里line width添線的寬度和text block里選字體的大小。
      最后選你準(zhǔn)備改變的TEXT。
      框住要修改的所有TEXT可以批量修改

      allegro 16.0: setup->design->parameter->text->setup text size
      text blk:字體編號(hào)
      photo width: 配置線寬
      width,height:配置字體大小 
      改變字體大?。?br style="line-height: 1.5em !important;"> edit->change,然后在右邊控制面板find tab里只選text(只改變字體)
      然后在右邊控制面板options tab里line width添線的寬度和text block里選字體的大小。
      class->ref des->new sub class->silkscreen_top

      最后選你準(zhǔn)備改變的TEXT,框住要修改的所有TEXT可以批量修改,
      注意:
      如果修改頂層絲印要先關(guān)掉底部絲印層,silkscreen_bottom和display_bottom

      --------------------------------------------------------------------

      在建封裝的時(shí)候可以設(shè)定

       

      5.如何allegro在中取消Package to Package Spacing的DRC檢測(cè)

      setup -> constraint -> design constraints -> package to package ->off

       

      6.fanout by pick 的用途

      route->fanout by pick 
      給bga自動(dòng)的 打via,
      對(duì)某個(gè)器件進(jìn)行fanout,通俗的說(shuō)就是從pin拉出一小段表層或底層線,打個(gè)孔

       

      7.No Placement Grid was found 的處理方法

      edit -> z-copy -> option->package keepin層 -> offset =40
      或者 Setup -> Area -> Package Keepin

      ROUTING KEEPIN 一般內(nèi)移40MIL,PACKAGE KEEPING 一般內(nèi)移120MIL

       

      8.在 PCB Editor 啟動(dòng) Specctra的方法

      點(diǎn)擊 菜單 route ->route Editor 啟動(dòng)

       

      9.ERROR Unable to open property mapping file: devparam.txt. (收藏)

      ERROR Unable to open property mapping file: devparam.txt. 

      解決方法
      PSpice->Edit Simulation Profile-> Configuration Files-> 
      Library-> Library path->(\tools\pspice\library)

       1.請(qǐng)問(wèn)我在導(dǎo)出shap時(shí)怎樣連它的網(wǎng)絡(luò)也一起導(dǎo)出,比如我要導(dǎo)出一塊地銅,在我導(dǎo)入這個(gè)shap時(shí)它還是地網(wǎng)絡(luò)?

       

       你在Subdrawing時(shí)候,勾選右面菜單中的 “preserve nets of shapes”

       Export and Import時(shí)候,都要勾選,記住!

      2.

      一塊以前畫(huà)的板,想加上倒角但是選outline,不能加倒角,information是 ,

      請(qǐng)問(wèn)怎樣解決

      不過(guò)dimention里有個(gè)chamfer,fillet似乎可以實(shí)現(xiàn)的.你要用add line 建立outline才可以倒角,用add rect的就     不 可 以,至于為什么我也不知道.

      3.

      我想讓通孔連接表層和地層的銅皮,都定義為地,怎設(shè)置可以不顯示drc錯(cuò)誤提示啊,請(qǐng)高手幫忙,呵呵,謝謝

      有什么DRC ? 正常打孔連接就好啦~~

      看不見(jiàn)你的DRC的提示符號(hào)

      你可以按F5,選DRC,看DRC的詳細(xì)信息,并排出

      通孔的drc,連接的銅皮的網(wǎng)絡(luò)要相同,否則要報(bào)錯(cuò)DRC.

      4.

      我在BGA走線時(shí): 線總走不到焊盤(pán)和過(guò)孔的中間。高手請(qǐng)指導(dǎo)一下是那沒(méi)有設(shè)置好的問(wèn)題還是????

      還有我怎么可以單獨(dú)設(shè)置電源和地線的寬度。急問(wèn)中。

          1. 是因?yàn)槟愕母顸c(diǎn)過(guò)大的問(wèn)題,  setup-->Grids 下面可以設(shè)置* Z$ q: {, X8 [5 m. a$ ?, E, E0 j
                 2. Edit --> Properties  點(diǎn)擊電源或者地  左邊框中選擇  Min_Line_Width  這是最簡(jiǎn)單的辦法!  D6 Z3 [0 N8 w% u8 s4 n
      & a7 S( b" N. q: s8 b3 n- B
                 其他麻煩的方法不細(xì)講!

      5.

           出了一個(gè)怪異問(wèn)題,,在一個(gè)PCB, 我進(jìn)行敷銅,閉合之后,卻不是個(gè)充滿陰影的區(qū)域.;

           而是一個(gè)空白的筐筐,對(duì)它F5顯示的是,class:boundary  ,subclass:all  

           根本不是我操作之前options中選的class:etch

           subclass:top 1 不知道大家能不能明白我的意思,8 H; T7 H5 z+ ~

           哪位高手遇見(jiàn)過(guò)這種情況,請(qǐng)和我交流一下,幫我解決.謝謝!

       

          確定

                 右邊選的是cls;etch ,

                                   sub:top

                 還有就是選靜態(tài)銅可以覆,

                 升級(jí)成動(dòng)態(tài)就變成透明的框框,未填充的一個(gè)矩形,

                 這個(gè)問(wèn)題很難表述,而且很怪異,都不知道設(shè)置了什么,

       

                有一種可能性,就是你top plane/etch沒(méi)有打開(kāi),但是打開(kāi)了boundary了,呵呵

       

                還有一個(gè)可能。9 L9 Z3 v5 s- p* Y* c
      & ]( \3 T: A.                                                      set up 里面shape的填充模式選的是no shape fill

      6.

                用Cadence  SPB 15.7 做單面板,不知如何去設(shè)置跳線焊盤(pán),請(qǐng)教:

                相當(dāng)于做雙面板的鉆孔,只是選擇npht,并且不在bot加入任何東西.出GERBER時(shí),不出BOT的那張.

      7.

      Thermal Relief 的零件時(shí),用ADD flash填好內(nèi)外頸點(diǎn)ok無(wú)作用在命令欄出現(xiàn) No match for subclass name - "etch/top",我先在pad designer建好Padstack的,請(qǐng)問(wèn)錯(cuò)在哪里?

       

      建什么樣的Thermal Relief ? 一般圓的那種, 哪里需要建什么pad嗎? 不需要吧, 就是add flash, 填幾個(gè)參數(shù),就OK了啦~~...估計(jì)是還有個(gè)填內(nèi)外徑差值的那個(gè)參數(shù)沒(méi)填或填錯(cuò)了.

      1.怎么整體的看封裝?

      File-- open..  彈出選擇窗口  窗口的右下角有兩個(gè)符號(hào) 一個(gè)可以預(yù)覽電路板(或封裝)的參數(shù) 另一個(gè)可以預(yù)覽電路板(或封裝)的框架.

      2.如何做板子機(jī)構(gòu)外框的問(wèn)題?請(qǐng)問(wèn),在做板子板框的時(shí)候,導(dǎo)入的DXF圖檔中的板子外框沒(méi)有辦法用Z-COPY到OUTLINE,要如何才能將外框設(shè)置成完全閉合呢?是否在DXF圖檔的時(shí)候就要加已設(shè)置,如果是又要如何設(shè)置呢?請(qǐng)高手指點(diǎn)?

      針對(duì)不規(guī)則板邊做Outline是一個(gè)比較麻煩的問(wèn)題,尤其是在不閉合的情況下!( z% c, u& v- ^9 l  H; i
      1. 你可以請(qǐng)機(jī)構(gòu)工程師重新或者單獨(dú)出一份DXF ,僅僅要板的外框,而且一定要閉合的就可以了!2 I# k* k2 }* ^7 ]4 t
      2. 一般如果是不閉合的話,都不會(huì)差太多,也可以自己手動(dòng)連接一下,當(dāng)然,如果不是拐彎角的地方,還是比較好連接的!0 C- w5 U+ @+ |
      以上兩項(xiàng)是把DXF整合成一個(gè)閉合的Line模式,之后就是要生成我們的Outline了,用change命令,并且一次性的change到Outline層面 與6mil線寬,現(xiàn)在也有很多人不用6mil線寬了!

      謝謝管理員指點(diǎn),但是在DXF檔上看線與線間是完全接在一起的,沒(méi)有哪邊是斷開(kāi)的?* m. X3 j6 r. M9 S
      而在導(dǎo)入的時(shí)候看上去也是閉合的,但是就是沒(méi)有辦法Z-COPY?

      3.一個(gè)建庫(kù)的問(wèn)題.

      在建PCB庫(kù)的時(shí)候,點(diǎn)擊 ADD PIN 按鈕,出現(xiàn)PADSTACK。點(diǎn)擊PADSTACK右方的按鈕,卻彈不出焊盤(pán)列   表的對(duì)話框.

      我的candence  版本為15.7& ~)

      在allegro librarian XL(PCB  librarian expert)產(chǎn)品下和Package Designer所有產(chǎn)品下都存在這個(gè)問(wèn)題。

      在我公司畫(huà)原理的人員機(jī)器上,存在這個(gè)問(wèn)題,奇怪的是,建庫(kù)人員的機(jī)器上都可以正常使用.

      應(yīng)該是設(shè)置的問(wèn)題。但就是不知道哪里的問(wèn)題,郁悶中,還望有高手指教。

       

      碰到過(guò),聽(tīng)說(shuō)是破解版的問(wèn)題,但不確定,你可以找個(gè)正版來(lái)試驗(yàn)下.

      4. 輸出gerber文件的時(shí)候有問(wèn)題.

      準(zhǔn)備輸出gerber file.  Manufacture->artwork  在彈出的artwork control form 窗口里 avaliable form下, 只出現(xiàn)了Top 和 Bottom films其他的想solder mask 等等都沒(méi)有。 這是怎么回事?

      你需要右鍵添加其他層面.

      5.關(guān)于建扳子的步驟和參數(shù).

      我想建一個(gè)板子,現(xiàn)在已有它的datesheet,但是我對(duì)需要提取的參數(shù)和畫(huà)板子的幾個(gè)邊界還不太清楚(outline,keepout什么的),不太清楚需要畫(huà)哪幾個(gè)邊界,才算可以。謝謝,哪位高人給一下解答:

      1.按照機(jī)構(gòu)畫(huà)出outline

      2.按照outline畫(huà)出Routeki

      3..按照outline畫(huà)出package Ki

      輪廓?您是指outline與機(jī)構(gòu)?還是指 他們?nèi)齻€(gè)?

      outline與機(jī)構(gòu)應(yīng)該是完全重合的.他們?nèi)齻€(gè)是重合的,RoutKi 距離outline 40mil.

                                                                                        PackageKi距離outline 160mil

      以上數(shù)據(jù)針對(duì)主板來(lái)說(shuō)的!

      那對(duì)于不同的板卡,我以什么為依據(jù)來(lái)確定它們的之間的距離呢(outline,routki ,packageki);

      還有,您說(shuō)的機(jī)構(gòu),通俗的講就是它的外觀吧,或者外形,長(zhǎng)什么樣吧

      那只是一般的理論方法和步驟,有時(shí)不太適用

      一般工程上拿到的都是不規(guī)則板形加定位孔。

      我通常的步驟是先將一些重要的外形和定位尺寸用file ->Import ->DXF,; O0 R5 ;

      指定導(dǎo)入路徑,新建一輔助層。劃PCB外框時(shí)只要z-copy,或手動(dòng)描劃一遍就好了。

      如何將不規(guī)則板形描繪比較快呢?如果知道怎么將外形弄成閉合的,就可以直接用z-copy了./ T( C" g. I: ]7 Q9 C3 C9 l
      請(qǐng)指點(diǎn)?

      1.Gerber光繪文件輸出時(shí)出錯(cuò),怎么解決?

      我做完一個(gè)PC的板子,在光繪輸出時(shí)彈出錯(cuò)誤提示窗口,請(qǐng)哪位大俠幫忙一下!, T2 R$ z( X  p4 R
      + }& _# y: }. ~5 k" T5 T+ j! X# o
      錯(cuò)誤代碼為“Database has errors: artwork generation canceled. please run dbdoctor”

      就是運(yùn)行DBDOCTOR后,會(huì)跳出文本筐把錯(cuò)誤詳細(xì)列出,然后就更具錯(cuò)誤提示,一個(gè)一個(gè)的解決掉就OK了.

      2.在alleger_setup_user preferences editor  里的設(shè)定謝謝.不知道有么有高手.

      1.

       Autosave:

       我們?cè)诜娇蛑写蚬春笙到y(tǒng)才會(huì)幫助我們自動(dòng)存檔.

       Autosave_dbcheck:

      我們?cè)诜娇蛑写蚬春笙到y(tǒng)會(huì)幫我們?cè)谧詣?dòng)存檔前做一下datebase的檢查.

      (這會(huì)使autosave花很多時(shí)間,建議不勾選.)

       ~Autosave_name:

      我們可以在這輸入autosave 的文件名,如果不輸入系統(tǒng)默認(rèn)的文件名是

       Autosave.

      Autosave_time:3 

      在這里可以輸入我們需要的autosave的時(shí)間間隔.

       (默認(rèn)值是30minutes,我們可以在10~300minutes 之間設(shè)定所需的時(shí)間間隔.)

      Av_endcapstyle:

      W在進(jìn)行autovoid 是把走線拐角處挖開(kāi)的形狀設(shè)定。

      它有三中選擇:

        round: 是把它挖成圓弧狀

        square:是把它挖成方形的

        octagon:是把它挖成八角形的

      它的默認(rèn)值是:在小于,等于30mil 時(shí)會(huì)挖成square,

      在大于30mil 時(shí)會(huì)挖成octagon

        DAv_inline:

      首先要在shape parameters 的form中選了create pin voids /In_Line 時(shí).在這

      里輸入的數(shù)值n,是把在n的范圍內(nèi)的pin or via挖在一起.系統(tǒng)的默認(rèn)值是100,

      Av_thermal_extend::

      在這里可以輸入thermal relief在autovoid 時(shí)于正片連接的長(zhǎng)度。(連線和銅箔

      的連接長(zhǎng)度不用full contact時(shí))

       ~圖解

      Pad_drcplus:

      在這里可以加一個(gè)參數(shù),在進(jìn)行autovoid 時(shí)系統(tǒng)會(huì)把這里的一個(gè)參數(shù)加你在

       oedit shape里設(shè)定的參數(shù),得到完成后的一個(gè)總的間隔數(shù)。

      Browser

      在這里是設(shè)定瀏覽器的參數(shù)。

       

      3.新手請(qǐng)教:

      1.從package  symbols中調(diào)出的元件J*,如何去掉虛線部分(做封裝時(shí)可以關(guān)掉solder   mask-top等項(xiàng),就沒(méi)了),這里書(shū)上說(shuō)在命令窗口輸入replay  my_fav_colors按ENTER關(guān)掉,但關(guān)不掉,???.

      2.添加機(jī)械符號(hào),選outline窗口里面沒(méi)東西;添加格式符號(hào),選asiaev   bsize 均沒(méi)有東西,不知是否license問(wèn)題(我裝的15.7,已破解)??/

      3.原點(diǎn)問(wèn)題,當(dāng)然也是大多數(shù)都很頭痛的問(wèn)題,隨便畫(huà)一個(gè)外框,怎么設(shè)置原點(diǎn),做封裝的時(shí)候怎么設(shè)置原點(diǎn),什么方法最簡(jiǎn)單,輸入X 0 0,坐標(biāo)老是不見(jiàn)了??

      4.怎樣直接調(diào)用allegro的封裝庫(kù),除placement/package symbols外的其他方法(我沒(méi)裝庫(kù)文件)

      5.感覺(jué)這個(gè)軟件設(shè)置原點(diǎn)、做封裝很麻煩,那個(gè)可以建議cadence公司改進(jìn).

       

      1.  2.  沒(méi)有讀懂

      3. DIP元件一般情況設(shè)置第一pin為元點(diǎn),一般SMT元件設(shè)置零件的中心為元點(diǎn)

      4.如果你有零件庫(kù)的話,還可以在Place\quickplace 下.

       

      1.就是說(shuō)如何關(guān)掉元件虛線部分

      2.添加機(jī)械符號(hào),添加格式符號(hào)不能用:

      3. DIP元件一般情況設(shè)置第一pin為元點(diǎn),一般SMT元件設(shè)置零件的中心為元點(diǎn),這個(gè)我知道,關(guān)鍵問(wèn)題是原點(diǎn)怎么設(shè)置,輸入X 0 0老是不見(jiàn)了8 i  y)

      4.ok !

       

      典型的小菜鳥(niǎo)

      第一:你沒(méi)有錄制my_fav_colors這個(gè)腳本,再怎么按enter也不會(huì)起作用阿,呵呵)

      不過(guò)你說(shuō)的什么虛線我沒(méi)看懂

      另外添加Allegro自帶的格式符號(hào)也不能用嗎? 會(huì)不會(huì)是板子size設(shè)置太小了呢,試著去setup/drawing size里改一改呢,原點(diǎn)也是在這里設(shè)置的啊

       

      1.說(shuō)了是菜鳥(niǎo)撒,才學(xué)幾天,錄制my_fav_colors這個(gè)腳本?怎么錄制?我沒(méi)有安裝cd4庫(kù)文件的原因嗎?我裝上占10G.虛線就多余的啊,我們要去掉的部分.

      ' s. N6 v2 S2 ]2.添加Allegro自帶的格式符號(hào)也不能用,是板子size設(shè)置太小,是根本就出不來(lái).添加機(jī)械符號(hào)一樣出不來(lái).原點(diǎn)只能設(shè)置在靠左或者中心,那么手工建立電路板原點(diǎn)怎么設(shè)置呢?,

      3.利用向?qū)ё龇庋b時(shí),選擇display下的color/visibility命令,關(guān)掉那些項(xiàng)才能得到我們想要的,另外原點(diǎn)直接選擇pin1就可以了嗎?不需要重新設(shè)置,選擇焊盤(pán)時(shí),用自帶的PAD庫(kù),還是非要自己先做好焊盤(pán),自帶的PAD庫(kù)窗口看不到,無(wú)法測(cè)量尺寸,怎么用?謝謝!

       

      1. 錄制文件在我的教程中應(yīng)該有!但是你的問(wèn)題關(guān)鍵在於你知道要錄制什麼內(nèi)容嗎?你在看看書(shū), my_fav_colors這個(gè)是錄制哪方面的? 好象自帶的沒(méi)有!

       2. 你所說(shuō)的機(jī)械符號(hào)和格式符號(hào),我沒(méi)弄懂

       3.我們?cè)谧隽慵臅r(shí)候color/visibility我們都是全打開(kāi)的,沒(méi)必要關(guān)閉什麼

       我們都是自己做零件庫(kù)的,沒(méi)有用過(guò)自帶的零件庫(kù)! 也沒(méi)必要測(cè)量尺寸吧?

      1.ok,ths!

      2.ok,ths!,

      3.那要做多少庫(kù)啊,為什么都不用自帶的庫(kù)呢?就算不裝cd

      4自帶的零件庫(kù)和pad也很多啊,但無(wú)法測(cè)量,不知道怎么用?

      LZ的意思我懂了,原件封裝調(diào)出來(lái)時(shí)有一層shape,就是原件所占的位置,LZ想去掉這層shape吧???

      1.在net_spacing type里設(shè)置了net 的rule為(20/20),這兩個(gè)20分別代表了什么意思?

      一般情況這個(gè)僅僅是給人以參考!代表是 20mil 的線寬和 20mil間距~~.

      2.兩個(gè)via是一樣的,然后都是跟shape相連的,但是為什么顯示效果不一樣呢?一個(gè)中間有孔,一個(gè)中間沒(méi)孔,很奇怪,我兩個(gè)都是打開(kāi)display plated hole的?。?/p>

      我看到你這個(gè)都是有孔的吧,只是被銅覆蓋而已,您是想表達(dá)這個(gè)意思么.如果是的話,

      1 你可以看下你的銅是否為靜態(tài)銅

      銅是否有變?yōu)閟mooth

      請(qǐng)先檢查

      是因?yàn)殂~的性質(zhì)不同。

      也有可能就是allegro的顯示問(wèn)題,多放大縮小刷新一下,就一樣了

      如果你鋪的是動(dòng)態(tài)銅的話,看下面的那個(gè)SHAPE NET是不是被HILIGHT了?

       

      3.請(qǐng)問(wèn)怎么設(shè)置過(guò)孔?默認(rèn)的過(guò)孔是多大?怎么設(shè)置內(nèi)徑和外徑啊?另外怎么編輯網(wǎng)絡(luò)和隱藏網(wǎng)絡(luò)?急?。?!

      設(shè)置過(guò)孔可以在setup => Constraints... => Physical...--> Set values....

      默認(rèn)的過(guò)孔也是可以設(shè)定的

      設(shè)置內(nèi)徑和外徑是建焊盤(pán)時(shí)設(shè)定的

       顯示網(wǎng)絡(luò)Display => Show  Rats =>.....

      隱藏網(wǎng)絡(luò)Display => Blank  Rats =>.....

       

      4.bus線如何copy??

      我想把連線和via一起向右copy,以PIN對(duì)齊,可是都是以格點(diǎn)對(duì)齊的,要怎么設(shè)呢??謝謝了。!

      有些簡(jiǎn)單的命令不知道你會(huì)不會(huì)用啦,

      1. 先設(shè)置格點(diǎn),變成0.01

      2. 移動(dòng) Line and via    用   ix命令平移

      OK

      1.有哪位知道如何刪除鋪銅和挖空鋪銅嗎?

      刪除用DEL, 挖空用VOID ,就是這么簡(jiǎn)單.

      選中銅箔,按F8鍵就可以刪除了! @& g" ^; x1 V- b: O
      若挖空銅箔則先選銅箔,再按菜單欄中的挖銅小圖標(biāo)就可.

      2.怎樣保持一致的圖形呢?

      我畫(huà)了元件,首先畫(huà)了它的assembly_top層的外形,我怎樣把它復(fù)制到place_bound層,即畫(huà)boundary的時(shí)候用和assembly_top一樣的外形罷工 .

      注:assembly_top 的外形不在珊格,每次畫(huà)boundary時(shí)候,總是自動(dòng)連到柵格上,所以它們的外形總不能一致,怎樣保持它們的一致呢 .謝謝解答!

       復(fù)制:先copy 出一樣的assembly_top,再用change,將assembly_top改成place_bound

              注意?。lace_bound最好是一個(gè)實(shí)心的shape屬性,而 assembly_top   一般是空心的line,所以,如果按你的想法用復(fù)制的話,得到的place_bound是個(gè)空心的line0

      最佳做法是畫(huà)好assembly_top后,用z-copy 指令,生成place_bound, 不在柵格的解決 : 請(qǐng)檢查你的柵格設(shè)定,將你的值定小點(diǎn),就能畫(huà)出符合元件實(shí)際大小的外框.

      3.

      a.建立brd文件,在上邊畫(huà)某板子outline,keepin ,routin等,之后導(dǎo)入元器件,布局,布線。

      b.把某板子畫(huà)成mechaical smybol,建立brd文件,在其中導(dǎo)入某板子的mechaical smybol文件,之后導(dǎo)入元器件,布局,布線.

      這兩種方法是否都對(duì)?

      它們有無(wú)本質(zhì)區(qū)別?

      比較常用的是哪種?

       

      實(shí)你應(yīng)該是用兩種方法綜合來(lái)做

      1.請(qǐng)ME機(jī)構(gòu)工程師做好機(jī)構(gòu)DXF,也就是你說(shuō)的用AutoCAD 做mechaical

      2.導(dǎo)入DXF后,畫(huà)outline Package ki   Route ki

      3.net in

      4.Placement

      5.Route

      6.check

      7.Gerber out

      這些僅僅是簡(jiǎn)單的敘述,實(shí)際上要比這個(gè)復(fù)雜的多,不過(guò)大概流程是這樣的

      當(dāng)然,一些小板有時(shí)候就不用DXF的,自己按照PDF畫(huà)outline也可以的~ 都要掌握啊,哈

       

      4.請(qǐng)教一個(gè)關(guān)于標(biāo)注的問(wèn)題,為什么ALLEGRO 里面設(shè)置的單位是mil ,標(biāo)注出來(lái)的卻是英寸。要在哪里修改呢,還有怎么標(biāo)注任意兩點(diǎn)的距離呢?

      哪位高手幫忙下,謝謝!

      demention text里要同步改一下才可以的.

      5.怎樣布地平面到原件下面?

      如圖所示, 上排4個(gè)管腳, 下排4個(gè)管腳, 左邊從上數(shù)第二個(gè)管腳是接地,我想讓地平面延伸到器件下面, 幫助散熱, 怎么才能夠做到?

      這個(gè)應(yīng)該不難吧,你把中間那個(gè)大的PAD在線路里也設(shè)置成GND,然后有了GND的屬性,這樣你再鋪設(shè)GND就可以一直鋪到中間那個(gè)PAD那里了啊

      6.shape 怎樣自動(dòng)避讓走線

      版圖上走線已經(jīng)布好, 現(xiàn)在想在某一區(qū)域鋪設(shè)正方形銅板,

      現(xiàn)在銅板鋪上以后就和此處原有的布線融合在一起了, 有沒(méi)有什么辦法, 能讓鋪設(shè)的銅板自動(dòng)在走線經(jīng)過(guò)的地方空出一條通道?

      估計(jì)你鋪的是靜態(tài)銅,改鋪動(dòng)態(tài)銅就可以了。

      搞定了! 沒(méi)想到 , 折騰我兩天, 剛才突然搞定

      shape-> global dynamic shape parameters->clearance

      設(shè)置相應(yīng)的參數(shù)

      shape 自動(dòng)避讓走線,shape是什么意思呀,在焊盤(pán)里是任意形狀,這里又是什么亞?

      設(shè)置shape->global dynamic shape parameters -> clearance   

      怎么設(shè)置參數(shù)呢, 多謝

      shape 自動(dòng)避讓走線,shape是什么意思呀,在焊盤(pán)里是任意形狀,這里又是什么亞?, % C$ Z6 H5 W+ `: \2 i
      設(shè)置shape->global dynamic shape parameters -> clearance   6 g- ]+ O/ r  e. i, }! m
      怎么設(shè)置參數(shù)呢, 多謝

      shape就是銅箔,用于大電流導(dǎo)電散熱;防止壓板變形,電鍍時(shí)影響邊緣cline質(zhì)量等問(wèn)題時(shí)使用  

      shape->global dynamic shape parameters -> clearance

      里面默認(rèn)都為0,這時(shí)挖開(kāi)的大小是調(diào)用setup constraint里的值

      shape->global dynamic shape parameters -> clearance-〉over size 里的值是在上面值的基礎(chǔ)上增加或減少的值

      1.怎樣設(shè)置走線的形狀?

      點(diǎn)擊  route->connect 以后, allegro會(huì)在版上開(kāi)始手工布線, 但缺省的線的形狀是在起點(diǎn)和終點(diǎn)是圓弧形, 怎樣修改這個(gè)設(shè)置, 變成在起點(diǎn)終點(diǎn)走線的形狀是平的?

      檢查L(zhǎng)ine Lock是否為L(zhǎng)ine.一般是line 和arc之間選擇.當(dāng)你走線的時(shí)候,你右邊的對(duì)話框options中有l(wèi)ine和arc兩種狀態(tài),應(yīng)該在這兩者之間切換.route->connect在菜單欄, F9 q( n' W' v' q,在line lock 里面選line 角度設(shè)45或90度就是直線了.

      2.創(chuàng)建一個(gè)庫(kù)元件時(shí),搞錯(cuò)了,如何再打開(kāi)修改?建元件庫(kù)時(shí),搞錯(cuò)了層,不知道怎么打開(kāi)再修改?

            你是指建layout footprint 嗎? 那打開(kāi).dra文件重新編輯啊.

      3.請(qǐng)教個(gè)問(wèn)題 我現(xiàn)在有個(gè)原理圖和PCB如何可以實(shí)現(xiàn)交互????

            使得原理圖PCB保持一直(capture&allegro),你指的是把board file的器件rename,然后再回傳給capture嗎?如果是這樣的話,在logic---Auto rename refdes--rename可以實(shí)現(xiàn),將rename.log編輯成rename.swp文件,然后在capture里進(jìn)行back anotate就基本實(shí)現(xiàn)了.

      4.create device命令有什么用?

            建立零件之后,通過(guò)此命令建立 device file        是footprint 的.txt 文件.沒(méi)有device flie 好像不行吧?我記得有一次我導(dǎo)netlist, 后來(lái)就提示我出錯(cuò),說(shuō)找不到device .

      5.別人畫(huà)的一個(gè)圖讓我給做PCB,生成網(wǎng)絡(luò)表找不到原理圖庫(kù)的路徑,我要生成一個(gè)庫(kù),有人知道CIS電路圖可以生成庫(kù)嗎?怎么操作,請(qǐng)教各位同行?。?!  謝謝!

            有線路圖就有庫(kù)???design cache里的就是啊,你如果需要保存下來(lái),就重新建個(gè)庫(kù),再拉進(jìn)去.在管理面板里面有庫(kù).

      6.圓型鉆孔為什么板子出來(lái)是長(zhǎng)圓型呢?看了別人的設(shè)計(jì),一般的那種三只腳的DC Jack,它的腳都是橢圓型的(長(zhǎng)圓型),但是在pad designer里面看到的drill是圓型的,為什么板子出來(lái)那個(gè)孔確不是圓型的,而是長(zhǎng)圓型,請(qǐng)問(wèn)人家是怎么設(shè)置的呢?

             其實(shí)這個(gè)跟Allegro有點(diǎn)關(guān)系,Allegro15.2以前的版本是不允許有橢圓孔的,所以大家在制作的時(shí)候都做成圓形的,那么如果要怎么變成橢圓呢? 就是把多個(gè)圓孔迭加起來(lái),強(qiáng)制的變成橢圓孔!所以在Allegro中看到的是圓孔而洗板出來(lái)就是橢圓的!

             不是很懂,可是在pad designer里看到的那個(gè)長(zhǎng)圓型pad 也就只有一個(gè)圓型鉆孔啊,沒(méi)有你說(shuō)的多個(gè)孔疊加啊

              請(qǐng)問(wèn),你在pad designer里看,有沒(méi)有slot size這個(gè)值?, q8 b' O, D0 |, C
      如果沒(méi)有,可能是因?yàn)槟愕腶llegro版本在15.2一下,所以別人設(shè)計(jì)的橢圓孔在你這里顯示為一個(gè)圓孔.

             我的是15。5的哦,在pad designer里顯示的就是circle hole啊,沒(méi)有什么slot size啊,我倒是理解為是不是它的版本低,比如他14.2能做出橢圓孔嗎?如果做的出,我這里會(huì)不會(huì)就顯示為一個(gè)圓呢? 我很懷疑是這樣的。

             slot size是設(shè)置橢圓孔的參數(shù),如果你的版本沒(méi)有這個(gè)參數(shù),應(yīng)該就是不支持生成橢圓孔。# S8 X- k7 e5 L0 c, i! j- n8 q
      14.2的橢圓孔是由相同的幾個(gè)圓孔疊加而成,在BRD中看是一組圓孔疊加,在pad designer 里因?yàn)橹荒芸磫蝹€(gè)的孔,就是一個(gè)circle hole

             其實(shí)應(yīng)該就是版本問(wèn)題造成的, 14.2的版本你可以出個(gè)圓孔,但是在drill圖里必須把孔改成你實(shí)際想要的形狀和大小,就OK啦,反正現(xiàn)在高版本的都可以直接做長(zhǎng)圓孔了啊

      7.有人可以告訴我allegro和capture怎么生成封裝庫(kù)?請(qǐng)高手指點(diǎn)! _很緊急!有人可以告訴我allegro和capture怎么生成封裝庫(kù)?我用的是cadence allegro 15.7,別人給了我一個(gè)原理圖和PCB讓我修改,可是沒(méi)有原理圖庫(kù)和PCB庫(kù),我就沒(méi)有辦法兩者之間交互,可以像99那樣產(chǎn)生庫(kù)嗎???? 請(qǐng)高手指點(diǎn)!  謝謝!

            導(dǎo)出Allegro PCB元件封裝

      8.請(qǐng)教一個(gè)關(guān)于Gerber的問(wèn)題.

      allegro 導(dǎo)出來(lái)的 * .art 文件在 CAM350軟件里面打開(kāi),會(huì)變成三個(gè).art文件(比如 TOP.art  在CAM350里面打開(kāi)會(huì)變成三個(gè)TOP.art 。分別顯示shape和PIN, VIA, ETCH和shape被不同網(wǎng)絡(luò)via 避開(kāi)的voids)。請(qǐng)問(wèn)這是為什么,是不是我在“Artwork Control form”里面設(shè)置有錯(cuò)誤。還是其它原因?

      沒(méi)有問(wèn)題的,因?yàn)槟愠龅氖?74X模式的,這個(gè)并無(wú)大礙,很多板廠都有收到過(guò)這樣的類似問(wèn)題,他們會(huì)處理的,并不會(huì)有問(wèn)題!

      自己合并一下就可以了啊,274X是會(huì)出現(xiàn)這樣的碎片情況的,呵呵

      其實(shí)274x格式,在layout方面用CAM檢查時(shí)是很有利的.

      9.ALLEGRO中EDIT里的GROUPS這項(xiàng)功能如何用/?

            ALLEGRO中EDIT里的GROUPS這項(xiàng)功能如何用,在什么情況下它有用,好比MOVE,HILIGHT零件或線等

            建立一個(gè)group,之后使用Move等命令時(shí)候就可以直接對(duì)group進(jìn)行操作哦,具體做法:輸入一個(gè)名字,敲確定,提示你是否要建group,接下來(lái)相信你就豁然開(kāi)朗了,呵呵

      1.請(qǐng)教頂層或底層的電源如何連接內(nèi)層Plane?對(duì)于四層板(頂層和底層走線),中間兩層是GND和POWER,請(qǐng)問(wèn)頂層和底層的GND NET和POWER NET如何通過(guò)VIA連接到內(nèi)層?如何操作? 非常感謝。

                你內(nèi)層只要鋪銅的屬性設(shè)置為GND 或者 POWER,表層VIA就可以和內(nèi)層連接上.

                我是這樣生成Plane的, Shape-> Rectangular, Options->Class->Conductor->L2,Assign Net一項(xiàng)選擇Vss。 畫(huà)一個(gè)形狀在頂層VSS Pin對(duì)應(yīng)位置。 但是,真的不行喔,VIA沒(méi)辦法連過(guò)去喔? 難道鋪銅方法不正確嗎?

      第一張圖:

      在Allegro PCB Designer下, Cross Section下已經(jīng)將L2定義為“Negative Plane”,名字是GND。Shape一個(gè)形狀如圖,并且分配了Net是VSS。(注:頂層的PAD是BGA的一個(gè)PAD,VSS,鼠線已去掉)。

      第二張圖:隨后導(dǎo)入Allegro PCB Router,奇怪的是這個(gè)PAD的鼠線又出現(xiàn)了!先不管它, 點(diǎn)選Edit Route,右擊鼠標(biāo)選“Add via”,但是到GND的未灰色,不能選?。ū硎緹o(wú)法和GND PLANE連接)

      2.怎么鋪設(shè)Plane層?鋪好后怎么修改?

      鋪銅這一步驟一定要在Allegro中進(jìn)行,Add->shapes->Solid Fill,同時(shí)注意在Control工具欄中Active Class選Etch,Subclass選所要鋪設(shè)的Plane層,如VCC或者GND。然后即可畫(huà)外框,注意離outline有20 Mil左右的間距。Done之后會(huì)進(jìn)入鋪銅的操作界面,選Edit->Change net(by name)給Plane層命名。在shape—>parameters確定是否使用了Anti Pad和Thermal relief,接著選Void->Auto,軟件會(huì)自動(dòng)檢測(cè)Thermal relief,完成之后會(huì)有l(wèi)og匯報(bào),如果沒(méi)有任何錯(cuò)誤既可鋪設(shè)shape,shape->Fill 。如果鋪好之后又有過(guò)孔的改動(dòng),需要重新鋪銅,則應(yīng)選Edit->shape,點(diǎn)在shape上,然后右擊鼠標(biāo)選done,這樣就會(huì)自動(dòng)將連接在shape上的Thermal relief刪除,不能硬刪鋪銅的shape層,否則那些Thermal relief將遺留在Plane層上。

      3.關(guān)于盲埋孔的問(wèn)題。想知道關(guān)于盲埋孔設(shè)計(jì)上的一些要求,貌似根據(jù)加工時(shí)層壓的工藝要求,不能隨便從哪層打孔到哪層的。

      設(shè)計(jì)要求最好先跟你的板廠聯(lián)系,要根據(jù)他們的制成能力來(lái)看

      至于幾層板對(duì)應(yīng)能使用的盲埋孔,要根據(jù)板廠壓合的工藝設(shè)計(jì)

      例如一塊8層板1-2 3-4 5-6 7-8(這里是4塊2層板)有好幾種加工法

      最簡(jiǎn)單最多見(jiàn)的是首先把這4塊兩層板打孔(也就是盲埋孔),分別就有1-2 7-8這樣兩種盲孔和 3-4 5-6 這樣兩種埋孔,然后把這4塊兩層板一起壓合再打孔,也就有1-8的通孔了,這樣只壓合一次,生產(chǎn)簡(jiǎn)單,成本比較底.

      如果用3個(gè)core做8層板,就是1 2-3 4-5 6-7 8,有1 8兩種盲孔,2-3 4-5 6-7的埋孔,還有完全壓合后的1-8 的通孔,這樣也是一次壓合就好:

      也可以做得更復(fù)雜,不一次壓合1-8 ,而是分開(kāi)壓。壓好幾層,再鉆,再壓,再鉆

      但是這樣的不良率會(huì)大增,廠家一般不會(huì)接受

      我們公司一般6層板是用1-2,2-5和5-6的過(guò)孔,8層板是用1-2,2-7和7-8的過(guò)孔,好像這些已經(jīng)滿足了,而且板廠也說(shuō)這樣的孔好作一些的,價(jià)格也不貴

      手機(jī)板一般用到1-2,2-5,5-6的6層盲埋孔設(shè)計(jì),1-2,2-7,7-8的8層設(shè)計(jì)

      4.生成Gerber file要哪些文件?如何產(chǎn)生?

      在PCB 布線完成以后,所做的最后一項(xiàng)工作就是產(chǎn)生生產(chǎn)廠家所需要的光繪文件,具體步驟在Allegro工具下完成。在Manufacture 菜單下點(diǎn)擊Artwork 選項(xiàng), 則出現(xiàn)一個(gè)artwork control form窗口。所提供的光繪文件除了包括已產(chǎn)生的TOP, GND, S1, S2, VCC, BOTTOM6層,還應(yīng)包括silkscreen_top, silkscreen_botom, soldermask_top, soldermask_bottom, pastemask_top, pastemask_bottom, drill drawing file, 及drill hole。我們以制作Silkscreen的top層為例。

      1) 在Allegro窗口中,點(diǎn)擊color 圖標(biāo),在產(chǎn)生的窗口中,global visibility 選擇

      all invisibility, 關(guān)掉所有的顯示.

      2)  在group 選擇Geometry. 然后選中所有的subclass(Board_Geometry , package

      Geometry)下的silkscreen_top 。

      3) 同樣在Group/ manufacture 中選擇Autosilk_top 。 在Group/components ,subclass  REF DES 中選擇 silkscreen。

      4)  選擇OK按鈕 ,則在Allegro窗口中出現(xiàn) silkscreen_top層 。

      在artwork control form 窗口,右鍵點(diǎn)擊Bottom ,在下拉菜單中選擇add ,   則在出現(xiàn)的窗口中輸入:silkscreen_top, 點(diǎn)擊O.K , 則在avilibity films 中出現(xiàn)了新加的silkscreen_top。

          注意:在FILM opition選中Use Aperure Rotation, 在Underined line width 中填寫(xiě)5(或10) ,來(lái)定義還沒(méi)有線寬尺寸的線的寬度。

      按照上面的步驟,產(chǎn)生silkscreen_bottom層。soldermask_top和 soldermask_bottom 層分別在 :  Gemoetry 組和  Stackup 組(選擇PIN 和VIA子集);Pastemask_top 和Pastemask_bottom 分別在Stackup組(選擇PIN 和VIA子集);DrillDraw 包括Group組/Board Geometry中的outline、Dimension 和Manufacturing 中的 Ncdrill_Legend。這樣,按照上面的步驟,分別添加上述各層。然后在  Artwork control form 窗口中 ,點(diǎn)擊Select All   選中所有層 , 再點(diǎn)擊 Apertures….按鈕, 出現(xiàn)一新的窗口EditAperture Wheels, 點(diǎn)擊EDIT, 在新出現(xiàn)的窗口中點(diǎn)擊AUTO>按鈕,選擇with rotation, 則自動(dòng)產(chǎn)生一些Aperture文件。然后點(diǎn)擊O.K。在 Artwork control form 中點(diǎn)擊 Creatartwork , 則產(chǎn)生了13個(gè)art文件。 回到 Allegro 窗口, 在 Manufacture  菜單下點(diǎn)擊NC 選項(xiàng)中的Drill tape 菜單 ,產(chǎn)生一個(gè)*.tap 文件。到此,就產(chǎn)生了所有的14個(gè)光繪文件。

      5.如何優(yōu)化布線而且不改變布線的總體形狀?

      布線完成之后,需要對(duì)其進(jìn)行優(yōu)化,一般采用系統(tǒng)自動(dòng)優(yōu)化,主要是將直角變?yōu)?5度,以及線條的光滑性。Route->gloss->parameters,在出現(xiàn)的列表中,選Line smoothing,進(jìn)行Gloss即可,但有時(shí)布線中為了保證走線距離相等,故意走成一些彎曲的線,優(yōu)化時(shí),點(diǎn)擊Line Smoothing左邊的方塊,只選擇convert 90’s to 45’s ,把其他的勾都去掉,這樣進(jìn)行優(yōu)化時(shí)就不會(huì)將設(shè)計(jì)者故意彎曲的走線拉直或變形.

      6.cadence畫(huà)圖時(shí)怎么能把元件挨著放呢,我一放中間就會(huì)有間隔?怎么能把元件挨著放呢,我一放中間就會(huì)有間隔,謝謝.

      這個(gè)是因?yàn)槟愕?"格點(diǎn)"設(shè)置太大的緣故! 更改格點(diǎn):

      setup-->Grids

      把里面的Non etch    All etch    中的Spacing x y 都改成0.01

      offset 不用管

      7.allegro 設(shè)置問(wèn)題,期望高手幫忙解答!

      1>請(qǐng)問(wèn) BGA 要批量打VIA 應(yīng)如何設(shè)置?

      2>請(qǐng)問(wèn) 靜態(tài)銅如何變成動(dòng)態(tài)銅?

      3 請(qǐng)問(wèn) 保存別人圖里的元件可否有選擇地保存某一個(gè)?要如何設(shè)置?

      請(qǐng)問(wèn) 當(dāng)打開(kāi)一份鋪好銅的圖時(shí),如果不把銅刪掉會(huì)導(dǎo)致機(jī)子很慢且還看花眼睛,這時(shí)一定要把銅刪掉或關(guān)掉嗎?可以優(yōu)化嗎?

      請(qǐng)問(wèn) 盲埋孔要如何設(shè)置

      6>請(qǐng)問(wèn) 選擇元件或線,變換單位,拉線的時(shí)候使那跟線暫停但不會(huì)退出拉線命令 這些有沒(méi)有快捷鍵?

      7>請(qǐng)問(wèn) 畫(huà)限制區(qū)應(yīng)如何設(shè)置?

      8>請(qǐng)問(wèn) 自動(dòng)布線好用嗎?因?yàn)槲以嚵讼伦詣?dòng)布線出來(lái)的線好象都不能用,是我設(shè)置的問(wèn)題還是說(shuō)大家也都沒(méi)有用自動(dòng)布線?我有設(shè)安距 線粗 特殊的線,還有沒(méi)設(shè)的嗎?可否詳細(xì)說(shuō)明8層板自動(dòng)布線在AUTOMATIC  ROUTE下的設(shè)置及設(shè)置的原因?

         望能犧牲您一些寶貴的時(shí)間來(lái)幫助我這個(gè)需要者及以后碰到這些問(wèn)題的同行們,先謝謝了!

      1. copy Via 的時(shí)候,右邊屬性框Options里面有 X. Y 各打多少個(gè)

      2.用Shape圖標(biāo)欄白色箭頭,選中-->右鍵-->Change shape type

      3.呵呵,暫時(shí)沒(méi)發(fā)現(xiàn),

      4.可以在Setup-->Drawing Option 中選擇關(guān)閉Smooth,這樣會(huì)快很多。當(dāng)你做完板的時(shí)候記得一定要開(kāi)啟Smooth,并且一定要Update" ~

      5.我們會(huì)做成盲埋孔的Via,這樣打孔。

      6. 設(shè)置Allegro Strokes ,我發(fā)布的教程中有提到過(guò)

      7.這個(gè)就比較麻煩了,打字恐怕到天亮了,何況文字描述你可能看不懂,哪天抓圖給你看

      8.我作為新人的時(shí)候,曾經(jīng)學(xué)習(xí)過(guò)自動(dòng)布線,但是因?yàn)槲沂亲鲋靼宓模宕?,自?dòng)布線根本就不行,所以對(duì)我來(lái)說(shuō)等同于不好用,不過(guò)你要是做兩層板,極為簡(jiǎn)單的,用自動(dòng)步線應(yīng)該還可以,具體沒(méi)嘗試過(guò),因?yàn)檫@個(gè)命令我都快忘記了,不過(guò)針對(duì)于BGA自動(dòng)打孔我們到是偶爾會(huì)用到,不過(guò)也不太好用,如果你要是做兩層以上的板,建議你不要自動(dòng)步線,太慢,而且99%不能用.

      4>請(qǐng)問(wèn) 當(dāng)打開(kāi)一份鋪好銅的圖時(shí),如果不把銅刪掉會(huì)導(dǎo)致機(jī)子很慢且還看花眼睛,這時(shí)一定要把銅刪掉或關(guān)掉嗎?可以優(yōu)化嗎?

      還可以在SETUP-USER PERFERENCES-DISPLAY中的display_shapfill中設(shè)置覆銅象素分離的間隔,參數(shù)越大顯示的間隔越大,參數(shù)為0,覆銅顯示為實(shí)心銅皮。

      1.你有出4層板gerber的配置文件么?

      我看網(wǎng)上的文檔說(shuō)可以用最新的gerber模式,選擇RS274X

      RS274x格式早就有了,而且我個(gè)人覺(jué)得還是不錯(cuò)的,和6X00對(duì)比3

      274X不需要Aperture 文件的支持,而6X00需要,如果6x00沒(méi)有Aperture文件就會(huì)顯示異常

      274x在出Gerber的時(shí)候,負(fù)片層選擇etch就可以了,不需要選擇Anti

      關(guān)于配置文件的問(wèn)題,每個(gè)公司都有自己不同的層面,當(dāng)然固定的層面都會(huì)有,然后大的公司都會(huì)有自己特有的層面,

      比如說(shuō)有自己的Logo層面之類的。我了解的有的公司出Gerber是有專門(mén)的人出的,我們公司有自己的Skill

      我如果出的話,就是手動(dòng)配置參數(shù),如果你覺(jué)得繁瑣,可以自己錄制一個(gè)

       

      如果PCB要求一致,可以通過(guò)導(dǎo)入上一次的光繪配置文件。直接出GERBER。

      方法:

      打開(kāi)配置好的PCB文件,到Artwork Control Form界面下Select all  Aviliable films。右鍵單擊其中任何一個(gè)Aviliable film。在彈出的對(duì)話框中選擇Save all checked。在該P(yáng)CB所在目錄下會(huì)生成一個(gè)FILM_SETUP.txt文件。

      打開(kāi)要出GERBER的PCB,到Artwork Control Form界面下點(diǎn)擊LOAD,選擇FILM_SETUP.txt讀取配置文件即可。

      2.同一個(gè)brd 文件出光繪文件,比如都出Gx600的,不同的人出的光繪文件,是不是完全一樣的啊,我發(fā)現(xiàn)自己出的和別人出地文件不一樣,為什么呀,各位高手請(qǐng)指教!

             照理說(shuō)應(yīng)該是一樣,如果不一樣可能就是層面的選擇不一樣而出現(xiàn)不一樣的情形.

      3.對(duì)于拼板大家是怎么處理的???

      分具體點(diǎn),如果是同一塊PCB由于過(guò)于狹長(zhǎng),需要將幾塊拼成1塊出PCB,是怎么處理的呢?是在PCB文件里拼還是直接用GERBER文件拼?

      如果是不同板子,需要將他們拼成1塊出PCB又是怎么處理的呢?

      拼板操作大家都用的什么軟件處理?謝謝^_^

      應(yīng)該是用GERBER文件拼的,我們這里做PCB時(shí)都是把單板的GERBER文件給加工廠家,他們會(huì)根據(jù)你的要求拼板的.

       

      我很少做小卡,所以回答您的問(wèn)題可能不夠?qū)I(yè)~~~請(qǐng)

      首先,拼板我們會(huì)讓IE部門(mén)確認(rèn),(IE為產(chǎn)線的流程工程師),他們會(huì)給出拼板的意見(jiàn),之所以需要他們給意見(jiàn),是因?yàn)樗麄円獮榱朔袭a(chǎn)線打板來(lái)制定拼板方案

      其次,如果IE沒(méi)有好的意見(jiàn)或拼板方案的話,就直接由我們Layout自己拼。是在Allegro中拼板的。 

       針對(duì)您說(shuō)多塊拼一塊來(lái)說(shuō):如果outline有方向性標(biāo)志的話,我們僅僅是copy outline就可以,然后把outline組合在一起,如果需要v-cut邊的話就緊密結(jié)合,如果需要折斷孔邊的話,就要分兩種:1.板厚 1.6MM  兩個(gè)相鄰折斷孔間距:2cm左右。2.板厚 1.2mm or 1.0mm,  兩個(gè)相鄰折斷孔間距:1.5mm; Z;

      最后,如果針對(duì)一塊很不規(guī)則的板的話,Layout也不好拼板(注意:并不是拼不出來(lái),而是要考慮成本方面的耗材)。就直接出個(gè)Gerber給板廠,要求他們拼板,板廠會(huì)給出一個(gè)最節(jié)省成本的拼板方案。

      針對(duì)不同板拼板的話,我們會(huì)單獨(dú)的出每一塊小卡的Gerber,然后把所有小卡的outline  copy 到一塊板內(nèi),(如果有方向性就沒(méi)問(wèn)題),然后同樣的操作,經(jīng)由outline拼成一塊合板

      我一直強(qiáng)調(diào)的  有方向性,主要是因?yàn)椋械男】〞?huì)有零件伸出板外,比如說(shuō)插件類的,如果是一塊四方的小卡不考慮方向的話,把伸出板外的零件邊和另塊卡拼在一起的話,我們的產(chǎn)線無(wú)法在生產(chǎn)完后分板??!此點(diǎn)很重要~~ 如果沒(méi)考慮到這點(diǎn)話,會(huì)讓人笑話的~~~

      您說(shuō)的多塊拼一塊‘僅僅是copy outline就可以,然后把outline組合在一起’是什么意思?   操作上是指:將單板出GERBER后,再將OUTLINE復(fù)制拼接成拼版示意圖,另出一張GERBER。然后一起發(fā)給廠商生產(chǎn)么?  

      需要v-cut邊的話就緊密結(jié)合’具體操作上怎么處理? 是指拼接處的outline重合么? 那樣的話V割的寬度和深度一般怎么取值?比如說(shuō)2.0MM寬的板V割的寬度,深度是多少?

      如果需要折斷孔邊的話,操作上也是拼接處的outline重合,然后在重合處等間距打上非金屬化孔么? 那樣的話孔徑怎么取值啊?

      斑竹強(qiáng)調(diào)的方向性是在PCB圖上可以標(biāo)示的一個(gè)參數(shù)么?還是只是繪板時(shí)心里的一個(gè)概念?如果是一個(gè)參數(shù),怎么實(shí)現(xiàn)的啊?(自己汗一個(gè)先!)

      ‘方向性,主要是因?yàn)?,有的小卡?huì)有零件伸出板外,比如說(shuō)插件類的,如果是一塊四方的小卡不考慮方向的話,把伸出板外的零件邊和另塊卡拼在一起的話,我們的產(chǎn)線無(wú)法在生產(chǎn)完后分板!’---那如果是板子四周都有伸出板外的零件呢?斑竹說(shuō)的‘無(wú)法在生產(chǎn)完后分板’是指零件伸出板外且和相鄰的拼板重合的部分會(huì)導(dǎo)致制板時(shí)無(wú)法識(shí)別該區(qū)域,并造成兩板在該區(qū)域聯(lián)體的情況么?

      . 單塊板可以直接出Gerber,然后把其他需要拼的板,通過(guò)Sub-Drawing方式把其他板的out-line ,Copy 過(guò)來(lái)

      是的,Outline重合就可以,那么V-cut深度如果您指定當(dāng)然可以,如果不指定的話,每個(gè)板廠都會(huì)有自己的V-cut深度,但是不會(huì)相差太遠(yuǎn)。

      allegro問(wèn)題匯總8 - wuqishengli - wuqishengli的博客 allegro問(wèn)題匯總8 - wuqishengli - wuqishengli的博客

      3. 在Out-line重合的地方打上 非鍍銅孔NPTH就可以,大小一般我們會(huì)用20mil的,但是現(xiàn)在的板幾乎不會(huì)在去用折斷孔的方式了,因?yàn)檎蹟嗫椎姆绞饺绻诜职搴髸?huì)遺留下鋸齒狀的毛刺,所以我們公司都幾乎不會(huì)用這種方式,現(xiàn)在如果不用V-cut的方式的話,選用與折斷孔方式同類的,但是不會(huì)打孔,也就是說(shuō)僅僅是把孔刪除,然后在板廠端就先V-cut好,拿到我們的產(chǎn)線打板后直接分板,就不會(huì)有毛刺,如下為古老的折斷孔:

      allegro問(wèn)題匯總8 - wuqishengli - wuqishengli的博客 allegro問(wèn)題匯總8 - wuqishengli - wuqishengli的博客

      方向性主要是指,這個(gè)小卡如果有突出板的之零件端,比如說(shuō)是正方小卡的話,如果有一邊有Audio Connect,而這個(gè)Audio Connect又是伸出板邊的話,就算是有方向性?;蛘唢@卡有金手指邊的話,拼板后絕不能把金手指向里,如果金手指向里的話,就無(wú)法鍍金了!~~

      5,如果小卡四周都有伸出板外之零件(目前好象我還沒(méi)見(jiàn)到,當(dāng)然,我很少做小卡),那么就只能用上述第三點(diǎn)中的折斷孔方式,這樣就不用V-cut分板機(jī)去分了。    

           并不是造成無(wú)法識(shí)別該區(qū)域,而是如果有伸出板外元件的話,V-cut分板機(jī)一刀切下來(lái),會(huì)傷元件!

       

       

      4.關(guān)于DFA_BOUND_TOP的疑問(wèn)

             用15.7以后發(fā)現(xiàn)用向?qū)ё龇庋b時(shí),會(huì)有生成一個(gè)DFA_BOUND_TOP層,其大小和PLACE_BOUND_TOP重合。/ G" i* [% x. [" J
      (以前在15.2和14.2中沒(méi)有發(fā)現(xiàn)會(huì)有該層)2 |9 l& i  c+ J% `9 G) j
      : R2 x4 n8 Z7 ^0 ?* o9 c. }
      誰(shuí)能幫忙解釋下該層代表的用途和與之相關(guān)的注意事項(xiàng)么?  謝謝。

      恩,這個(gè)我也是在15.7的時(shí)候發(fā)現(xiàn)的,曾經(jīng)用過(guò)15.5,但是當(dāng)時(shí)沒(méi)注意,不記得有沒(méi)有了

      DFA_BOUND_TOP:它的應(yīng)用主要是在Setup-->DFA Constraint Spread Sheet 所應(yīng)用到:

      現(xiàn)在有很多公司應(yīng)該會(huì)導(dǎo)入Allegro的這個(gè)新功能:DFA,它主要作用是在做板之初剛排零件的時(shí)候,每個(gè)公司都有自己不同的DFA Rule,即:零件與零件排放間距,也是組裝時(shí)所注意到的安全范圍。;

      ( _舉個(gè)簡(jiǎn)單例子,如下圖片:Dip-Choke & Dip-Choke 之間我們的DFA Rule設(shè)置為 80mil,這樣在擺零件的時(shí)候,(注意:一定要用圖表欄的Place Manual -H 命令)它就會(huì)在兩顆零件DFA_BOUND_TOP碰撞的地方以圓圈顯示,并且在擺放移動(dòng)的過(guò)程中會(huì)有遲滯現(xiàn)象

      不過(guò)個(gè)人感覺(jué)此Rule并不是很實(shí)用,因?yàn)殡m然每個(gè)公司規(guī)則不同,但是規(guī)定出來(lái)的間距都是按照產(chǎn)線的理想間距來(lái)制定,這樣對(duì)我們Layout會(huì)很苦難,所以我們?cè)贁[零件的時(shí)候,雖然有DFA Rule,但是我們沒(méi)有誰(shuí)會(huì)去遵守,因?yàn)槲覀兊腁ssembly_TOP就已經(jīng)自己擴(kuò)大了安全范圍~~~

      以上請(qǐng)知悉~~  由于下面的DFA Rule,是我們自己公司的,所以不方便全部發(fā)給大家,僅抓取一點(diǎn),以便大家了解~~

       allegro問(wèn)題匯總8 - wuqishengli - wuqishengli的博客 allegro問(wèn)題匯總8 - wuqishengli - wuqishengli的博客

       

       

      5.allegro的縛銅熱風(fēng)喊盤(pán)顯示問(wèn)題?

       

       

      我設(shè)置的4層板子,第2層為地-負(fù)片。在鋪銅的時(shí)候選擇GND網(wǎng)絡(luò),但是鋪后顯示如上"

       

      可以正常有熱風(fēng)喊盤(pán)的形狀,而U2確不可以。

      哪位大蝦知道請(qǐng)指點(diǎn)下,謝謝了。

       

       

       

       

       

      allegro問(wèn)題匯總8 - wuqishengli - wuqishengli的博客

       

       

      熱風(fēng)焊盤(pán)是用于負(fù)片層的導(dǎo)通,針對(duì)你上述情況,有兩點(diǎn)可能

      1.要看你的U2的pad是否有做熱風(fēng)焊盤(pán),也就是說(shuō)你在做零件的時(shí)候是否有制作熱風(fēng)焊盤(pán)。

      2.還有你的U2的pin是否是接地的信號(hào),如果是接地信號(hào),在第2層為地-負(fù)片就能顯示熱風(fēng)焊盤(pán),不接地的話,顯示就如你圖示。,

      問(wèn)題已經(jīng)解決,是沒(méi)有加flash symbol所致.汗, flash symbol 都沒(méi)加,怎么可能看見(jiàn)thermal relief

      6.請(qǐng)問(wèn)如何為一個(gè)器件增加兩個(gè)不同的RefDes?

      在設(shè)計(jì)過(guò)程中,需要為一個(gè)器件起兩個(gè)不同的名字

      請(qǐng)問(wèn)如何為一個(gè)器件增加兩個(gè)不同的RefDes

      軟件是不允許給一個(gè)器件2個(gè)refdes的。

      樓主要給一個(gè)器件2個(gè)REFDES的目的是什么啊

      是因?yàn)橐o這個(gè)器件一個(gè)位號(hào)和一個(gè)說(shuō)明么?

      如果是那樣的話,在該器件邊上的絲印層上ADD-TEXT就可以了啊。

      情況是這樣的:用戶要求做兩塊板子,這兩塊板子的網(wǎng)絡(luò)是完全一樣的,只有器件標(biāo)號(hào)不同。

      因此想能否在己畫(huà)好的板子上再增加一個(gè)類似于RefDes的屬性,只修改該標(biāo)號(hào)就可以,而不必重新畫(huà)一塊板了。

          如果采用ADD->TEXT方式,倒是能在絲印層上加上文本,但是有個(gè)缺點(diǎn)就是所加的文本僅僅是文本而已,跟所標(biāo)注的器件一點(diǎn)關(guān)系也沒(méi)有

      既然是兩塊網(wǎng)絡(luò)一樣,唯獨(dú)位號(hào)不一樣的板子,就把另一塊的板子位號(hào)重新更新1下就好了啊

      1 無(wú)論哪個(gè)版本都經(jīng)常出現(xiàn)自動(dòng)退出,提示為非法操作,然后不能存盤(pán),自動(dòng)退出。(ALLEGRO)
           (出現(xiàn)這種情況,主要是操作系統(tǒng)方面的原因,ALLEGRO要求在英文NT或 WINDOWS 2000下使用.在中文WINDOWS 2000下,出錯(cuò)概略提高許多。事實(shí)上,設(shè)計(jì)人員應(yīng)充分使用Allegro的Autosave功能,以避免各種情況下引起的數(shù)據(jù)丟失。提示:Allegro在異常退出時(shí),會(huì)在當(dāng)前設(shè)計(jì)目錄下產(chǎn)生一個(gè)后綴為sav的文件。用Allegro打開(kāi)該文件,另存為brd文件即可)
      2在ALLEGRO中,編輯焊盤(pán)時(shí),經(jīng)常會(huì)出現(xiàn)“執(zhí)行程序錯(cuò)誤”而退出程序,且沒(méi)有備份文件,導(dǎo)致之前的工作白費(fèi)。
           (此問(wèn)題14.1已經(jīng)解決,而且同樣與操作系統(tǒng)有關(guān))
      3 在從自動(dòng)布線器(SPECCTRA)建軍回到ALLEGRO后,輸出表層的線、孔就與器件成為一個(gè)整體,移動(dòng)器件時(shí),線、孔就附在上面一起移動(dòng)。
      (實(shí)際上,這個(gè)功能是Cadence應(yīng)大多數(shù)用戶要求而添加上的,主要是為了方便移動(dòng)器件的時(shí)候fanout后的引腿和via能跟著一起移動(dòng)。如果你實(shí)在不愿意這么做,可以執(zhí)行下面這個(gè)Skill程序解決,以后版本將會(huì)有選項(xiàng)供用戶選擇:
      ; The following Skill routine will remove invisible
      ; properties from CLINES and VIAS.
      ; The intent of this Skill program is to provide
      ; users with the ability of deleting the invisible
      ; properties that SPECCTRA/SPIF puts on. This will allow the moving
      ; of symbols without the attached clines/vias once the
      ; design is returned from SPECCTRA if the fanouts were originally
      ; put in during an Allegro session.
       
      ; To install: Copy del_cline_prop.il to any directory defined
        within your setSkillPath in your 
        allegro.ilinit. Add a "load("del_cline_prop.il")"
        statement to your allegro.ilinit.
      ;
      ; To execute: Within the Allegro editor type "dprop" or 
        "del cline props". This routine should
        only take seconds to complete.
       
      ; Deficiencies: This routine does not allow for Window or
        Group selection. 
      ;
      ; WARRANTIES: NONE. THIS PROGRAM WAS WRITTEN AS "SHAREWARE" AND IS AVAILABLE AS IS 
              AND MAY NOT WORK AS ADVERTISED IN ALL ENVIRONMENTS. THERE IS NO
              SUPPORT FOR THIS PROGRAM.
      ;
      ; Delete invisible cline/via properties.
      ;
      axlCmdRegister( "dprop" 'delete_cline_prop)
      axlCmdRegister( "del cline props" 'delete_cline_prop)    

      (defun delete_cline_prop ()
         ;; Set the Find Filter to Select only clines
         (axlSetFindFilter ?enabled (list "CLINES" "VIAS")
             ?onButtons (list "CLINES" "VIAS"))

         ;; Select all clines
         (axlClearSelSet)
         (axlAddSelectAll) ;select all clines and vias

         (setq clineSet (axlGetSelSet))
         (axlDBDeleteProp clineSet "SYMBOL_ETCH") ;Remove the property
         (axlClearSelSet)     ;unselect everything

      4.用貼片焊盤(pán)(type=single)做成的package,用tools\padstack\modify design padstack...編輯,發(fā)現(xiàn)type變成了blind/buried。為什么會(huì)這樣?
           (這是軟件顯示上的小漏洞,但是絲毫不影響使用,焊盤(pán)還是事實(shí)上的single)
      5.修改過(guò)焊盤(pán)后以同名保存(替換了原來(lái)的焊盤(pán)),但是用tools\padstack\modify design padstack...檢查用該焊盤(pán)做的package,發(fā)現(xiàn)仍舊是老焊盤(pán),而事實(shí)上任何目錄中老焊盤(pán)都不存在了。既然allegro是要到pad_path中調(diào)用焊盤(pán)的,為什么會(huì)出現(xiàn)這種情況?
           (修改完焊盤(pán)之后, 需要update pad才能更新,因?yàn)锳llegro是把相關(guān)的數(shù)據(jù)都納入到brd文件集中管理的)
      6.打開(kāi)padstack editor就會(huì)出現(xiàn)這樣的提示:pad_designer:Can't open journal file。于是新做的焊盤(pán)無(wú)法保存,提示:failed to open file '#T001632.tmp'。
           (請(qǐng)檢查系統(tǒng)環(huán)境變量設(shè)置是否正確;另外所有路徑都不能使用漢字)
      7.AELLGRO中竟然無(wú)UNDO、REDO這種常用FUNC,讓人非常費(fèi)解!!!
          (15.0版本將增加Undo、Redo功能)
      8,ALLEGRO中直接從庫(kù)中調(diào)的元件不能定義網(wǎng)絡(luò)及 Ref des。
           (是的。這樣一來(lái)可以保證你LAYOUT結(jié)果和原理圖目的是一致的,而不會(huì)因?yàn)椴恍⌒亩鲥e(cuò)。一般我們不應(yīng)該直接從庫(kù)中調(diào)元件,而應(yīng)通過(guò)導(dǎo)入新的NETLIST來(lái)增加新元件.)
      9,公英制轉(zhuǎn)換偏差太大。
          (由于計(jì)算精度的限制,公英制的來(lái)回轉(zhuǎn)換會(huì)產(chǎn)生一定的累積誤差,因此在設(shè)計(jì)過(guò)程中,應(yīng)盡量避免頻繁轉(zhuǎn)換公英制)
      10,對(duì)于顏色的設(shè)置不能EXPORT 顏色文件,每塊PCB都必須重新設(shè)置顏色。
          (Allegro沒(méi)有保存顏色表的功能,但是可以通過(guò)其他簡(jiǎn)單的方法解決,如:調(diào)用Script功能;或著準(zhǔn)備一個(gè)空板,里面只保存偏好的顏色設(shè)置,把網(wǎng)表Export到這個(gè)空板就可以了)

      11,Allegro里沒(méi)有對(duì)齊元件的功能。
           (后面版本的Allegro將會(huì)有對(duì)齊功能)
      12,垃圾文件太多,不知那些有用。
          (Cadence實(shí)際上極少產(chǎn)生垃圾文件,許多文件都是設(shè)計(jì)高速PCB所需要的。)
      13,Allegro步線抓焊盤(pán)的功能太弱,不能保證線段結(jié)束時(shí)連接在PIN的中心。
          (在Allegro右面的Control panel->Option中選擇:Snap to connect point,并請(qǐng)?jiān)诓季€時(shí)連到Pad前,右鍵選TOGGLE即可。如經(jīng)常性出現(xiàn)此問(wèn)題,可將TOGGLE設(shè)成快捷鍵方式)

      14,編輯Shape時(shí),選擇Boundary還得十分小心,有一點(diǎn)重合都不行。
           (可以通過(guò)調(diào)整GRID來(lái)修改銅箔,這樣一來(lái)更容易)
      15.CCT布線時(shí)網(wǎng)絡(luò)不高亮;由ALLEGRO到CCT前布的線只能刪除,不能回退,不能自動(dòng)優(yōu)化鼠線.
      16.ALLEGRO:鼠線不能只顯示當(dāng)前屏幕上的PIN的鼠線,全屏布線時(shí)高亮不明顯.
          (方法一:可以在setup->user preference->display中,勾選display_nohilitefont項(xiàng),將高亮設(shè)為實(shí)線顯示;
      方法二:改變高亮顏色。點(diǎn)擊Hilight按鈕,右面控制面板的Option欄會(huì)提供可選擇的顏色表;
      方法三:使用Shadow Mode,明暗的對(duì)比度可以在Color and Visibility中的Shadow Mode項(xiàng)調(diào)整。)
      三種方法配合使用,會(huì)得到更好的顯示效果。
          

      17.在ALLEGRO中,改變線寬時(shí)鼠標(biāo)需放在線寬欄的右邊才可改變。
          (使用時(shí)光標(biāo)應(yīng)在Control Panel區(qū)域,一旦移到Work area就開(kāi)始執(zhí)行Allegro命令,因此就不能再進(jìn)行輸入,不過(guò)這個(gè)問(wèn)題是可以改進(jìn)的)
      18.在ALLEGRO中沒(méi)有網(wǎng)絡(luò)也可以走出一根走線.(很容易造成多余的線頭)并且清除線頭及多余過(guò)孔也不徹底?。℅LOSS命令)
          (如何去掉斷線頭?分為有網(wǎng)絡(luò)屬性的斷線頭和VIA,同無(wú)網(wǎng)絡(luò)屬性的斷線頭兩種。
           對(duì)無(wú)net的斷線頭,可以通過(guò)Hilight 來(lái)實(shí)現(xiàn),要把Hilight 的Color同client相區(qū)別。可多試幾試hilight的color來(lái)發(fā)現(xiàn)斷線頭。

                  
      對(duì)有net屬性的斷線頭和VIA,可采用:

             在ROUTE/GLOSS/PARAMETER下,選中1,2,3項(xiàng),點(diǎn)選GLOSS即可:

      點(diǎn)擊左邊的方按鈕,還可以改變參數(shù)的設(shè)定。
      19.14.0的原理圖到14。1的PCB轉(zhuǎn)網(wǎng)表時(shí)在空板時(shí)可以轉(zhuǎn)入,但是后來(lái)網(wǎng)表變化,不能轉(zhuǎn)進(jìn)來(lái)
      (報(bào)錯(cuò):NET NAME ALREADY EXIST),有時(shí)換一臺(tái)機(jī)器即可,隨機(jī)性很大!
          (此問(wèn)題已解決,請(qǐng)安裝最新的補(bǔ)丁盤(pán)或到下面地址下載補(bǔ)丁程序、安裝:
      ftp://ftp.cadence.com/patches/PSD141/allegro/algroF2B14.10-s018wint.exe
      ftp://ftp.cadence.com/patches/PSD141/allegro/algroBase14.10-s056wint.exe )
      20.ALLEGRO中最好可以方便走排線。
           (CCT具備此功能。Allegro走排線功能正在開(kāi)發(fā)中)
      21.用Net logic 改變的網(wǎng)絡(luò)不能反標(biāo)至原理圖
           (可以。用tool2->design association可以反標(biāo)網(wǎng)絡(luò))
      22.Allegro沒(méi)有BUS走線的功能,差分線不能同時(shí)布線
           (目前走BUS線可以到CCT里完成。從PSD14.2開(kāi)始,Allegro對(duì)差分線的處理功能將會(huì)大大加強(qiáng))
      23.CCT差分線布線困難,經(jīng)常不能轉(zhuǎn)彎,而且有時(shí)候想單獨(dú)處理其中一根線時(shí)不被允許
           (這種情況可在ALLEGRO中處理,15.0將會(huì)對(duì)此做較大改進(jìn))
      24.布線時(shí)設(shè)定過(guò)孔,無(wú)法用預(yù)纜方式,只能自己去了解過(guò)孔名,然后自己敲名字。
           (這的確是一個(gè)缺點(diǎn)。該問(wèn)題已列入15.0改進(jìn)計(jì)劃)
      25.在allegro里推動(dòng)過(guò)孔時(shí)有可能會(huì)冒出一大堆錯(cuò),還不能undo.
           (14.2對(duì)過(guò)孔的推擠有很大改進(jìn))
      26.有時(shí)優(yōu)化走線時(shí),舊線還需要再手動(dòng)刪除。
           (優(yōu)化走線是在原走線的基礎(chǔ)上進(jìn)行,因此不會(huì)有新線產(chǎn)生)
      27.設(shè)定最小線長(zhǎng)與最大線長(zhǎng),當(dāng)線長(zhǎng)小于設(shè)定時(shí),沒(méi)有DRC報(bào)錯(cuò)(ELECTRICAL CONSTRAINT SPREATSHEET)
           (在14.0版本以后,Allegro增加了未布線的最小線長(zhǎng)檢查,可以通過(guò)對(duì)環(huán)境變量CHECK_MIN_DELAYS的設(shè)置來(lái)實(shí)現(xiàn),如果設(shè)置為ON的話,當(dāng)線長(zhǎng)小于設(shè)定時(shí),將會(huì)有DRC報(bào)錯(cuò)。其檢查的依據(jù)是兩個(gè)PIN之間飛線的曼哈頓距離)
      28.13.6做的原理圖,轉(zhuǎn)到14.1不能將數(shù)據(jù)傳遞給已經(jīng)UPREV的原13.6的板.
      (問(wèn)題提的不很清楚。從14.0開(kāi)始:
      1、因?yàn)樘砹思s束管理器,不能從高版本的向低版本傳遞數(shù)據(jù);
      2、uprev13.6的板時(shí)Flash symbol也需要uprev,勾選use preference中Misc里面的old_style_flash_symbols即可;也可以使用批處理轉(zhuǎn)換,DOS命令:
      FOR   %%f   IN   (*.bsm)   DO   flash_convert   %%f
      3、如果跟約束有關(guān),要注意原來(lái)的DELAY_RULE 和MATCHED_DELAY已改為 PROPAGATION_DELAY 和RELAT

        本站是提供個(gè)人知識(shí)管理的網(wǎng)絡(luò)存儲(chǔ)空間,所有內(nèi)容均由用戶發(fā)布,不代表本站觀點(diǎn)。請(qǐng)注意甄別內(nèi)容中的聯(lián)系方式、誘導(dǎo)購(gòu)買(mǎi)等信息,謹(jǐn)防詐騙。如發(fā)現(xiàn)有害或侵權(quán)內(nèi)容,請(qǐng)點(diǎn)擊一鍵舉報(bào)。
        轉(zhuǎn)藏 分享 獻(xiàn)花(0

        0條評(píng)論

        發(fā)表

        請(qǐng)遵守用戶 評(píng)論公約

        類似文章 更多